安捷倫科技于Altera合作出新陳果,推出首款收發器模型庫
安捷倫科技宣布推出首款收發器模型庫。此模型庫是安捷倫與現場可編程門陣列(FPGA)的業界領先供應商Altera公司合作開發的成果,可與安捷倫先進設計系統軟件結合使用。與典型的模擬仿真方法相比,這款數千兆位收發器模型庫可降低數千兆速率印刷電路板和背板信號完整性設計和分析的開發成本并提高生產效率。
安捷倫EEsof EDA部門產品銷售經理Joe Civello表示:“以前,信號完整性設計師在仿真數千兆位收發器性能時,只有一種非常費時的選擇:使用為低頻分析設計的仿真器超極限地工作。而現在使用新型Stratix II GX FPGA收發器模型庫,我們彼此的客戶就可以利用目前市場上最先進的仿真技術,進行更快、更精確的高速串行鏈路設計。”
Altera公司高端產品銷售高級總監David Greenfield表示:“客戶依賴我們的FPGA來構建高性能、低功率、具有出色信號完整性的綜合數千兆位收發器。我們與安捷倫合作開發了Stratix II GX模型庫,使設計師能夠使用安捷倫先進設計系統,結合經過挑選和測量的信道模型,精確快速地對收發器信號完整性進行模擬仿真。”
先進設計系統是業界領先的高頻、高速電子設計自動化軟件平臺。最近發布的軟件增加了新的信號完整性能力,例如添加了串行器/解串器(SERDES)/Verilog模擬混合信號協同仿真,可建立更完整的串行鏈路信號完整性設計流程。
安捷倫科技宣布推出首款收發器模型庫。此模型庫是安捷倫與現場可編程門陣列(FPGA)的業界領先供應商Altera公司合作開發的成果,可與安捷倫先進設計系統軟件結合使用。與典型的模擬仿真方法相比,這款數千兆位收發器模型庫可降低數千兆速率印刷電路板和背板信號完整性設計和分析的開發成本并提高生產效率。
安捷倫EEsof EDA部門產品銷售經理Joe Civello表示:“以前,信號完整性設計師在仿真數千兆位收發器性能時,只有一種非常費時的選擇:使用為低頻分析設計的仿真器超極限地工作。而現在使用新型Stratix II GX FPGA收發器模型庫,我們彼此的客戶就可以利用目前市場上最先進的仿真技術,進行更快、更精確的高速串行鏈路設計。”
Altera公司高端產品銷售高級總監David Greenfield表示:“客戶依賴我們的FPGA來構建高性能、低功率、具有出色信號完整性的綜合數千兆位收發器。我們與安捷倫合作開發了Stratix II GX模型庫,使設計師能夠使用安捷倫先進設計系統,結合經過挑選和測量的信道模型,精確快速地對收發器信號完整性進行模擬仿真。”
先進設計系統是業界領先的高頻、高速電子設計自動化軟件平臺。最近發布的軟件增加了新的信號完整性能力,例如添加了串行器/解串器(SERDES)/Verilog模擬混合信號協同仿真,可建立更完整的串行鏈路信號完整性設計流程。
安捷倫EEsof EDA部門產品銷售經理Joe Civello表示:“以前,信號完整性設計師在仿真數千兆位收發器性能時,只有一種非常費時的選擇:使用為低頻分析設計的仿真器超極限地工作。而現在使用新型Stratix II GX FPGA收發器模型庫,我們彼此的客戶就可以利用目前市場上最先進的仿真技術,進行更快、更精確的高速串行鏈路設計。”
Altera公司高端產品銷售高級總監David Greenfield表示:“客戶依賴我們的FPGA來構建高性能、低功率、具有出色信號完整性的綜合數千兆位收發器。我們與安捷倫合作開發了Stratix II GX模型庫,使設計師能夠使用安捷倫先進設計系統,結合經過挑選和測量的信道模型,精確快速地對收發器信號完整性進行模擬仿真。”
先進設計系統是業界領先的高頻、高速電子設計自動化軟件平臺。最近發布的軟件增加了新的信號完整性能力,例如添加了串行器/解串器(SERDES)/Verilog模擬混合信號協同仿真,可建立更完整的串行鏈路信號完整性設計流程。
安捷倫科技宣布推出首款收發器模型庫。此模型庫是安捷倫與現場可編程門陣列(FPGA)的業界領先供應商Altera公司合作開發的成果,可與安捷倫先進設計系統軟件結合使用。與典型的模擬仿真方法相比,這款數千兆位收發器模型庫可降低數千兆速率印刷電路板和背板信號完整性設計和分析的開發成本并提高生產效率。
安捷倫EEsof EDA部門產品銷售經理Joe Civello表示:“以前,信號完整性設計師在仿真數千兆位收發器性能時,只有一種非常費時的選擇:使用為低頻分析設計的仿真器超極限地工作。而現在使用新型Stratix II GX FPGA收發器模型庫,我們彼此的客戶就可以利用目前市場上最先進的仿真技術,進行更快、更精確的高速串行鏈路設計。”
Altera公司高端產品銷售高級總監David Greenfield表示:“客戶依賴我們的FPGA來構建高性能、低功率、具有出色信號完整性的綜合數千兆位收發器。我們與安捷倫合作開發了Stratix II GX模型庫,使設計師能夠使用安捷倫先進設計系統,結合經過挑選和測量的信道模型,精確快速地對收發器信號完整性進行模擬仿真。”
先進設計系統是業界領先的高頻、高速電子設計自動化軟件平臺。最近發布的軟件增加了新的信號完整性能力,例如添加了串行器/解串器(SERDES)/Verilog模擬混合信號協同仿真,可建立更完整的串行鏈路信號完整性設計流程。
文章版權歸西部工控xbgk所有,未經許可不得轉載。